E2E™ 设计支持
搜索
用户
站点
搜索
用户
E2E™ 中文设计支持 >
论坛
放大器
API 解答
音频
时钟和计时
数据转换器
DLP® 产品
接口
隔离
逻辑
微控制器
电机驱动器
处理器
电源管理
射频与微波
传感器
站点支持
开关与多路复用器
工具
无线连接
参考译文
存档组
存档论坛
技术文章
模拟
汽车
DLP® 技术
嵌入式处理
工业
电源管理
TI 培训
快速入门
English
更多
取消
搜索提示
找到 422 个结果
查看 问题
帖子
排序依据
相关性
按时间顺序由远及近
按时间顺序由近及远
Answered
[参考译文] TLV320ADC3101:
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1299735/
tlv320adc3101
器件型号:
TLV320ADC3101
对于 I2S、DUT
TLV320ADC3101
将生成1位偏移、对于 TDM、它是否 也发送 I2S 数据协议? TDM 是否有1位偏移? 和是 启用了基于时隙的模式的左平衡模式还是启用了基于时隙的模式的…
已回答
4 个月前
音频(参考译文帖)
音频(参考译文帖)(Read Only)
Answered
RE: [参考译文] TLV320ADC3101:混合音频输入
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 非常感谢!
6 个月前
音频(参考译文帖)
音频(参考译文帖)(Read Only)
RE: [参考译文] TLV320ADC3101:单端与差分噪声水平
admin
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好、Paul、 遗憾的是、如果 SE 的 EVM 性能不令人满意、那么我建议在使用相同器件的情况下切换到差分模式。 我们可以使用的单端到差动放大器? 我只能与音频器件对话、因此在我们的音频线路驱动器产品系列中、DRV134和 DRV135似乎适合您的应用。 还有 可能 更多种类的放大器可以为其他产品组提供帮助。 我建议也向通用运算放大器组提出一个问题。 是否有 ADC 可供…
5 个月前
音频(参考译文帖)
音频(参考译文帖)(Read Only)
RE: TLV320ADC3101-Q1: TLV320ADC3101-Q1采集波形有不平滑,请帮忙看下是哪里配置有问题
Kailyn Chen
您好,您的这个问题我帮您再进一步确认下。如有答复,也会尽快给您答复。 另外,因为每天有很多帖子,所以目前沟通方式是通过论坛的方式给您答复,抱歉。 我们都会尽快给客户答复的,请谅解。
6 个月前
音频
音频论坛
RE: [参考译文] TLV320ADC3101-Q1:TLV320ADC3101-Q1||增益控制支持
admin
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好、Brighton、 您可以控制 DMIC 的增益。 这是通过数据表第27页说明的数字音量控制器完成的。 以下是数字麦克风和配置寄存器的信号处理流程: 此致、
6 个月前
音频(参考译文帖)
音频(参考译文帖)(Read Only)
RE: [参考译文] TLV320ADC3101-Q1:MATLAB 的采集波形不平滑
admin
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的 Jiameng: 您的寄存器配置和分频器看起来是正确的。 我有两个建议: 您提供了一个通用整数 BCLK 和 WCLK 输入、因此 PLL 不是必需的。 如果您绕过 PLL 和下面突出显示的输入、您在输出中看到了相同的响应吗? 不过、当进行 SDOUT 处理时(我假设 MATLAB)、可能会对 SDOUT 中的实际音频质量产生一些影响。 您是否可以使用不同的分析仪来监控此处的性能…
6 个月前
音频(参考译文帖)
音频(参考译文帖)(Read Only)
RE: TLV320ADC3101-Q1: TLV320ADC3101-Q1 用于采集信号精度能达到什么水平,我实际测试精度误差比较大,帮忙看下,谢谢。
Kailyn Chen
您好,低频时候error的百分比更高一些,请问耦合电容使用的多大的?建议增大耦合电容值再试一试?
7 个月前
音频
音频论坛
Answered
RE: [参考译文] TLV320ADC3101:关于 MCLK 引脚。
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的 Leo: 如果未使用、并且 BCLK 是 PLL 输入、则 MCLK 可以保持悬空。 此致、 J·麦克弗森
7 个月前
音频(参考译文帖)
音频(参考译文帖)(Read Only)
RE: [参考译文] TLV320ADC3101-Q1:捕获的信号精度高于理论值
admin
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 系统中使用的耦合电容器是什么? 我看到在非常低的频率下误差会增加。 增加电容器、这样会变得更好。
7 个月前
音频(参考译文帖)
音频(参考译文帖)(Read Only)
RE: TLV320ADC3101: 在linux系统下,TLV320ADC3101可以在设备运行过程中,可以实时修改CODEC的采样率吗?
Amy Luo
第一个问题我还在确认中;
TLV320ADC3101
在I2S通信中是slave 还是Master?如果是Slave,在设备启动时,
TLV320ADC3101
还没有输出,主控端就开始发送时钟读取数据,那么读到的就是0。
10 个月前
音频
音频论坛
>
未找到您搜索的内容?发布一个新问题吧。
发布新问题