Other Parts Discussed in Thread: TMS320C6671 , CDCM61002 , TMS320C6678 您好:
在调试SRIO时,遇到了如下问题:
SRIO初始化不成功;DSP和FPGA各自自环时,SRIO初始化成功,相互通信时,则出现SRIO初始化不成功,查看了各自的配置,也正确,电源和时钟也正确,请问这种情况会是由于什么原因造成的呢?与这三个复位信号有关系吗?POR#、RESETFULL#、RESET#,我们将这三个信号通过FPGA拉高了,时序是先将RESET#拉高…
Other Parts Discussed in Thread: TMS320C6671 您好:
想请教您一个SRIO初始化的问题,问题详细描述如下:
DSP采用TMS320C6671,FPGA采用Xilinx的XC7K325T,配置是1x,DSP的SRIO时钟是250M,速率为2.5G,FPGA的SRIO时钟是125M,速率是2.5G,即DSP和FPGA的速率一样,DSP自环时,通信正常,SP_ERR_STAT的PORT OK有置1,但是DSP和FPGA之间通过SRIO通信时,则出现FPGA初始化不成功…