Part Number: TMS320F28388D
工程师您好!我的应用场景是:cpu1进行数据传输,cpu1收到数据后存入共享ram中,cpu2从共享ram读取数据写入cpu2的flash,flash写函数在cpu1中运行成功,cpu2中写不进去?运行后FMSTAT_Fail失败,可能是什么原因?(字节已对齐,写前已初始化和擦除)
希望您能尽快回复,谢谢!
Part Number: TMS320F28388D
我在vcu2_crc.h文件里看到有CRC_reset函数的声明。C2000库里面的libraries/dsp/VCU/c28/source/vcu2/crc路径下的vcu2_crc_utils.asm文件里是不是需要添加对CRC_reset的登记?下面是我补充后的样子,添加在了macro段落。
;;***********************************************************************…
Part Number: TMS320F28388D
cpu1跑ethercat例程,cm核跑lwIP TCP例程。发现如果单独跑cm核(cpu1不配置ethercat),可以正常TCP通讯,但如果同时跑cpu1的ethercat,则ethernet会失败(可以响应IPC中断,但是ethernet部分有问题)。如果在线debug单步执行cm核的初始化、配置部分代码,倒是可以ethercat、ethernet同时正常跑起来。为什么?
Other Parts Discussed in Thread: C2000WARE , UNIFLASH 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1399875/tms320f28388d-details…
Part Number: TMS320F28388D Most of the time, the encoder signal can be read normally. When the encoder receives the instruction and the response time is 4.2us, the spi clock will stop, resulting in no encoder data being received. Then in the next instruction…
Other Parts Discussed in Thread: TMS320F28388D 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 https://e2e.ti.com/support/microcontrollers/c2000-microcontrollers-group/c2000/f/c2000-microcontrollers-forum/1524005/tms320f28388d-hardware-design…