Other Parts Discussed in Thread: CDCE62005 长沙景嘉微电子在C6678 EVM的基础上开发,希望通过FPGA控制CDCE62005输出相应的频率,客户目前的要求是CDCE62005的
U0P,U0N即(Pin27,Pin28)输出125MHZ的LVDS差分信号;
U1P,U1N即(Pin19,Pin20)输出125MHZ的LVDS差分信号;
U2P,U2N即(Pin16,Pin17)输出125MHZ的LVDS差分信号;
U3P,U3N即(Pin9,Pin10…