E2E™ 设计支持
E2E™ 设计支持
  • User
  • Site
  • Search
  • User
  • E2E™ 中文设计支持 >
  • 论坛
    • 放大器
    • API 解答
    • 音频
    • 时钟和计时
    • 数据转换器
    • DLP® 产品
    • 接口
    • 隔离
    • 逻辑
    • 微控制器
    • 电机驱动器
    • 处理器
    • 电源管理
    • 射频与微波
    • 传感器
    • 站点支持
    • 开关与多路复用器
    • 工具
    • 无线连接
    • 参考译文
    • 存档组
    • 存档论坛
  • 技术文章
    • 模拟
    • 汽车
    • DLP® 技术
    • 嵌入式处理
    • 工业
    • 电源管理
  • TI 培训
  • 快速入门
  • English
  • More
  • Cancel


Search tips
Showing 12 results View by: Thread Post Sort by
    Answered
  • RE: [参考译文] SN74CBT3245C:查找具有最小信号衰减的8个单独的1:2 SPDT 用于+5Vcc 信号

    admin
    admin
    Resolved
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Christoph、 "常闭"是什么意思? 固态开关要么打开、创建低阻抗路径、要么关闭、创建高阻抗路径? 根据控制引脚上的逻辑高电平或逻辑低电平、我们的所有开关都是打开或关闭的。 要查找 具有8个或更多独立开关的器件、您可以使用选择工具上的"通道数"滤波器。 这是一个封装中集成开关的数量。 遗憾的是、正如您提到的、具有大量通道的"总线开关…
    • over 7 years ago
    • 开关与多路复用器(参考译文帖)
    • 开关与多路复用器(参考译文帖)(Read Only)
  • Answered
  • RE: [参考译文] SN74CBT3125C:压降

    admin
    admin
    Resolved
    请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Yohan, 您的Vcc是什么? SN74CBTXXXX信号开关架构是单个NMOS FET开关。 Vcc引脚正在偏压FET的门,并且I/O路径连接到排卸和源。 当FET源上的电压升高并接近栅极电压时,栅极和源Vgs之间的差值会降低。 当Vgs降低并接近FET阈值电压VT时,当FET关闭Vgs<Vt时,漏极和源RDSon之间的通态电阻将呈指数级增加 漏极和光源之间的…
    • over 8 years ago
    • 开关与多路复用器(参考译文帖)
    • 开关与多路复用器(参考译文帖)(Read Only)
<

Didn't find what you are looking for? Post a new question.

  • Ask a new question