E2E™ 设计支持
搜索
用户
站点
搜索
用户
E2E™ 中文设计支持 >
论坛
放大器
API 解答
音频
时钟和计时
数据转换器
DLP® 产品
接口
隔离
逻辑
微控制器
电机驱动器
处理器
电源管理
射频与微波
传感器
站点支持
开关与多路复用器
工具
无线连接
参考译文
存档组
存档论坛
技术文章
模拟
汽车
DLP® 技术
嵌入式处理
工业
电源管理
TI 培训
快速入门
English
更多
取消
搜索提示
找到 12 个结果
查看 问题
帖子
排序依据
相关性
按时间顺序由远及近
按时间顺序由近及远
Answered
RE: [参考译文] TS12A44514:VCC = 12V 时的 V、IH
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Steve、 当 Vcc = 12V 时、请使用电气规格表中说明的值 VIH 最小值= 5V 我同意第11页的措辞不好、让客户知道 VIH 最小电平与 Vcc 成正比。 我会将其提交到我们的数据表错误和变更积压。 如果您希望器件能够在3.3V 信号下通过逻辑控制传递12V 信号、请查看我们的多路复用器系列开关、如 MUX509 很抱歉造成混淆。 如果您有其他问题…
7 年多前
开关与多路复用器(参考译文帖)
开关与多路复用器(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74CBT3125C:压降
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Yohan, 您的Vcc是什么? SN74CBTXXXX信号开关架构是单个NMOS FET开关。 Vcc引脚正在偏压FET的门,并且I/O路径连接到排卸和源。 当FET源上的电压升高并接近栅极电压时,栅极和源Vgs之间的差值会降低。 当Vgs降低并接近FET阈值电压VT时,当FET关闭Vgs<Vt时,漏极和源RDSon之间的通态电阻将呈指数级增加 漏极和光源之间的…
7 年多前
开关与多路复用器(参考译文帖)
开关与多路复用器(参考译文帖)(Read Only)
<
未找到您搜索的内容?发布一个新问题吧。
发布新问题