E2E™ 设计支持
搜索
用户
站点
搜索
用户
E2E™ 中文设计支持 >
论坛
放大器
API 解答
音频
时钟和计时
数据转换器
DLP® 产品
接口
隔离
逻辑
微控制器
电机驱动器
处理器
电源管理
射频与微波
传感器
站点支持
开关与多路复用器
工具
无线连接
参考译文
存档组
存档论坛
技术文章
模拟
汽车
DLP® 技术
嵌入式处理
工业
电源管理
TI 培训
快速入门
English
更多
取消
搜索提示
找到 20 个结果
查看 问题
帖子
排序依据
相关性
按时间顺序由远及近
按时间顺序由近及远
Answered
RE: [参考译文] DAC3154:DACCLKP/N 是否仍会像 DAC3152一样使用 LVDS 工作?
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的 Danny: LVDS 的工作状态可能不太好、它刚好在采样时钟输入的阈值之上。 建议使用1V 差分电压。 此外、如果您计划实现 DAC 接近数据表的性能、那么使用 FPGA 是一个很差的时钟选择。 我会选择具有更低噪声和更高压摆率的时钟器件和方案。 此致、 Rob
5 个月前
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
RE: DAC0800: DAC0800:
Amy Luo
您好, 不超过800MSPS的DAC,我找到的建立时间最短的是
DAC3152
DAC3162 Output settling time to 0.1% 典型值是10ns。 如果 DAC+运放的建立时间为15ns,那么运放的建立时间要小于5ns。运放输出幅值范围是30V,那么至少需要运放的SR大于 30V/5ns=6000V/us 我找到的最大压摆率8000V/us 是 THS3491,如下测试条件 settling time 是7ns。因此7ns 以下settling time 的运放没有推荐。
1 个月前
数据转换器
数据转换器论坛
Answered
RE: [参考译文] DAC3154:DAC3154原理图
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 你好,Danny 输入端 TRF 需要1.7V 共模,或者 DAC 是否已提供此电压? 对于
DAC3152
、是用于设置输出电压的模拟 VCC。 在原理图中、我遵循了输出的迹线、就像您说的那样、50Ohm 电阻器(在每个桥臂上至 GND)被放置在 DAC 输出侧、并再次放置在芯片旁边的 TRF 输入侧。 我在这里也看不到任何交流耦合。 用户需要调整外部电阻器网络以向 TRF370417提供1…
3 个月前
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
Answered
RE: [参考译文] DAC3152:布局指南
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好,Nison,请查看下面的答案。 1. DACCLKP 和 DACCLKN 的端接电阻应为100欧姆。 2、理想情况下时钟输入应靠近器件、但只要对匹配、该输入就可能更长、只需考虑增加的插入损耗。 DACCLKP 和 DACCLKN 必须长度匹配。 这是一个差分输入、必须匹配、否则性能会下降。 3. DXP 和 DxN 必须匹配,因为这是一个差分信号。 如果这些不匹配、则器件将无法正常工作…
11 个月前
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
Answered
RE: [参考译文] DAC3152:模拟电流输出
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 在结尾处您可以看到、如果在4:1的情况下计算 IOUTP 和 IOUTN 之间的差分阻抗、等效电阻为100Ω Ω 、因此输出 Vpp 为20mA * 100Ω= 2Vpp。 此致、蔡斯
11 个月前
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
Answered
RE: [参考译文] DAC3152:LVPECL 时钟输入电平?
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Cameron、 LVPECL 差动电压至少需要200mV、典型值为1V。 在共模电压为1.2V 时、LVDS 输入的差分摆幅通常为200mV。 数据表中的"LVDS 输入:数字输入"数据部分适用于数字数据线 D[9..0]、而不是输入时钟。 此致、 吉姆
11 个月前
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
Answered
RE: [参考译文] DAC5681Z:电路板启动
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 JH: 很抱歉、客户对此感到沮丧、因为这是可以理解的、但 TI.com 甚至没有再显示 TSW3100EVM、因为它在几年前停产。 我建议客户将 TSW3100EVM 退还给购买 TSW3100EVM 的供应商。 TI 根本无法支持 TSW3100EVM、因为在该器件发布之时没有人在场。 如上所述、TSW1400EVM 是直接替代产品、应改用。 有关文档、请让客户 使用 www…
8 个月前
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
RE: [参考译文] TSW1400EVM:DDR 模块
admin
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Marvin、 您一次只能测试一个 DAC 或 ADC EVM、而不能同时测试两个 EVM。 您可以尝试测试 DAC3162EVM 并使用随附的说明吗? 只需加载 DAC3162.ini 文件而不是
DAC3152
.in 请告诉我们这是否可行。 ADC3643设置当前存在一些错误。 您在设置 ADC 时使用哪种模式? 此致、 Jim e2e.ti.com/.../
DAC3152
…
1 年多前
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
Answered
RE: [参考译文] CDC421A100:DAC3152-EVM 的单端输出时钟
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好 Dario、 LMK61E2-100M00是一 款100MHz +/- 50ppm LVPECL 输出振荡器。 此致、 肖恩
5 年多前
时钟和时序(参考译文帖)
时钟和时序(参考译文帖)(Read Only)
Answered
RE: [参考译文] ADS5463:建议在 FPGA 板上与 ADS5463和 DAC3152配合使用
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 Jim、您好! 感谢你的答复。 这将帮助我决定项目的未来方向。 此致、 Vinit
5 年多前
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
>
未找到您搜索的内容?发布一个新问题吧。
发布新问题