E2E™ 设计支持
搜索
用户
站点
搜索
用户
E2E™ 中文设计支持 >
论坛
放大器
API 解答
音频
时钟和计时
数据转换器
DLP® 产品
接口
隔离
逻辑
微控制器
电机驱动器
处理器
电源管理
射频与微波
传感器
站点支持
开关与多路复用器
工具
无线连接
参考译文
存档组
存档论坛
技术文章
模拟
汽车
DLP® 技术
嵌入式处理
工业
电源管理
TI 培训
快速入门
English
更多
取消
搜索提示
找到 193 个结果
查看 问题
帖子
排序依据
相关性
按时间顺序由远及近
按时间顺序由近及远
Answered
RE: [参考译文] SN74LVC1G125:使用 SN74LVC1G125驱动 LED
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好,Elsa 正如 Clemens 所说、这需要在 VCC 引脚上连接一个去耦电容器、见数据表的第11节。 我会考虑增加进入 LED 的电阻器大小。 即使将电阻器增加到150欧姆、也会使 IOH 和 IOL 处于建议的工作条件范围内。 在该电路中、其他一切看起来都正常。 -欧文
4 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC1G125-Q1:封装查询
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 它是引线框的铜。 我想、不将其隐藏在模塑化合物中可以简化制造过程。
4 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC1G125:SN74LVC1G125DSFR 生产日期代码
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的 Felix: 您是正确的、似乎我读取到的器件标识有误。 此器件已标记为2022年第2季度、将与包装盒上的生产日期代码对齐。 话虽如此、我们仍然无法向 TI 外部的任何人披露我们如何对器件进行标记、无论是在公共论坛还是在私人聊天中。 此致、 欧文
5 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC1G125:高隔离缓冲器/驱动器
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 有很多逻辑缓冲器(SN74AUP1G17/SN74LVC1G17更简单)、但没有一个在 GHz 频率下测试。 一些模拟放大器具有抗 EMI 功能(请参阅 LM321LV 数据表的下图6-28)、但这种功能只测量输入对输出的影响;根据我的理解、您关心的是另一个方向。
6 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC1G125:请验证数据表和封装信息中 DPW 5的差值表示
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好、很可爱、 是的。 此致! 马尔科姆
6 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
RE: [参考译文] SN74LVC1G125:OrCAD (PSpice import .cir/olb)模型错误:值必须是单调增加
admin
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 您好 Malcolm Lyn、 首先、我再次从 TI 网页上下载以下模型:
SN74LVC1G125
数据表、产品信息与支持| TI.com
SN74LVC1G125
PSpice 模型 SCEM579.ZIP (20KB)- PSpice 模型 第二、我已经按照这些步骤使用上层模型: 将 TI PSpice 模型导入 OrCAD 16.3 -仿真、硬件和系统设计工具论坛…
5 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC1G125:OE 引脚内部是否有任何低电平拉电流?
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 否;绝不能允许输入悬空。 请参阅 [FAQ]慢速或浮点输入如何影响 CMOS 器件?
8 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] ADS1147:如何通过 SPI 与多个 ADS1147器件通信
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的 Matthew Chen: 感谢您提供所需的信息 现在、客户看到的最可能与 DRDY 设置为高电平相关。 即使 CS 为低电平、 发送到 ADC 的任何 SCLK 都将被视为复位 DRDY 的逻辑序列的一部分 。 一种解决方法是使用通过 CS 变为低电平启用的单门逻辑(
SN74LVC1G125
)、同时在 CS 为高电平时对 SCLK 进行门控。 这还需要在 ADS124x…
5 个月前
数据转换器(参考译文帖)
数据转换器(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74LVC1G125-Q1:SN74LVC1G125-Q1的电压
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 尊敬的 Yao: 输出电压将是您设置的 Vcc。 在本例中为1.8V
9 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
Answered
RE: [参考译文] SN74AVCH4T245:解决问题
admin
已解决
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。 MISO 信号有三种状态:高电平、低电平和禁用。 第三种状态是允许多个器件共享信号线。 您的电路不处理第三种状态;即使 FPGA 的输出被禁用、电平转换器也会输出信号。 您必须在电平转换器的输出后插入一个像
SN74LVC1G125
这样的三态缓冲器;您可以使用该从器件的/CS 信号来控制缓冲器。
6 个月前
逻辑(参考译文帖)
逻辑(参考译文帖)(Read Only)
>
未找到您搜索的内容?发布一个新问题吧。
发布新问题