Part Number: ADS1299 我将8片1299做在一个采集板上,只使用了第一片1299的bias_out用作参考地,剩余所有的biasinv连接在一起。前端RC阻容和手册一致,5.1K和4.7nF。我能确定内部短路和方波信号没有任何噪声。使用正常模式采集脑电,当阻抗低的时候,对应工频和118Hz的噪声比较低,几乎看不到。当时阻抗高的时候,工频和118Hz的噪声以及它们的倍频很大,超过10uV。只有去掉bias_out噪声才会消失。请问右腿驱动是会捆绑芯片内部的噪声吗?以及如何减小数字信号带来的噪声影响…
Part Number: PCM1808 各位大佬,请教个问题。使用了官方给的PCM1808的光绘文件做了demo板,把模拟输入L/R通过电容短接到GND。此时测量SDOUT管脚有波形,所以采集到SOC就会有些噪音。给的输入DC是5.09V,电源纹波是23mv;LDO输出的3.3V的纹波是20mv;测量VREF电压是2.534V,L声道上电压是2.518,R声道上电压是2.515V.
Part Number: PCM1808 按照官方给的gerber文件,自行打了DEMO板样板。然后BOM方面也是按照官方的。测试发现当模拟输入的左右声道通过电容短接到地后,I2S端的数据脚脚还是一直有波形,通过逻辑分析仪采集I2S的数据发现,I2S补码值偏高,分析发现模拟通过短接到地数据脚值用到了8位位宽,实际是底噪数据。电源纹波5V是22mv左右 ,3.3V是19mv左右。之前自己做的板子也有同样问题,论坛一直建议按官方的DEMO,现在已经都按照官方的,还是有底噪问题,实在无从下手排查了。