06063-00080000.pdf
1. IN-端内部增加670KΩ的电阻是何作用?
2.既然需要balance out the input bias currents,为何不在IN+的那端内部也增加670KΩ的电阻?
能详细说明一下吗?
所以说增加Rin-是为了减小Vdiff使其精度变得更准确?
但实际运用中,若Rin-=670KΩ,TI会建议我们在Rin+也增加一个670KΩ的电阻对地。我计算下来若这么增加Vdiff会更小。那么为何不在设计时就在Rin+也增加一个670KΩ对地?
重述一下问题,之前理解的不太准确。
按您所提供的blog,我分三种情况来看:
1. Rin-和Rin+都不接时,Vdiff=0.2uV;
2.Rin-=320KΩ时,Vdiff=313uV;
3.Rin+=Rin-=320KΩ时,Vdiff=100.3125uV。
所以为何要增加Rin-?若是为了精度更准,可以详细说明下如何通过它使精度更准吗?
既然增加了Rin-,已知这样会让Vin+和Vin-不平衡,为何不再增加个Rin+?