TI工程师:
您好,我现在也在使用dac3162这款芯片,FPGA产生正弦波作为数据源 ,dac时钟由时钟芯片产生,为200M ,FPGA 的时钟也由同一时钟芯片产生 ,但是我现在产生了一个60M的正弦信号 dac输出严重失真 ,iodelay 以及时钟相位都调了 还是不行 希望您给点建议,dac时钟必须工作在500M么
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
TI工程师:
您好,我现在也在使用dac3162这款芯片,FPGA产生正弦波作为数据源 ,dac时钟由时钟芯片产生,为200M ,FPGA 的时钟也由同一时钟芯片产生 ,但是我现在产生了一个60M的正弦信号 dac输出严重失真 ,iodelay 以及时钟相位都调了 还是不行 希望您给点建议,dac时钟必须工作在500M么
那么也就是说这种设计是完全可以实现的对么 如果是200M的采样率最高可以产生80M的正弦信号 我可以这样理解么