1 请问AFE5801的输出是如何进行差分到单端的处理进FPGA的?我用的FPGA型号是CycloneIII 跟设置pinplanner为LVDS_E_3R或者LVDS有关吗?
2 再就是芯片AFE5801的模拟输入问题,输入的N端通过电容接地,P端的输入范围是多少呢?是正负0.5V吗?最大2Vpp是不是正负1V?
3 串并转换操作需要用到bit clock吗? 我的想法是利用fclk确定数据转换的起始,后面直接给120Mhz的频率控制串并转换(因为是12位的二进制补码,所以12*10Mhz了),请问这样设置合理吗?