This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

请教下ADC3242的信号的控制问题

Other Parts Discussed in Thread: ADC3242, ADC3244, THS4541

第一次用LVDS接口的芯片,问题低级还请见谅。

当前设计计划使用FPGA通过ADC3242采集模拟量

第一个问题,我需要采集一个OP656采集输出的0~2V的单端信号,可否把差分输入的负端接地,正端接信号去采集?

第二个问题,我的设计中只用1颗芯片,不存在多个芯片级联同步问题,SYSREF引脚应该如何处理?如果用FPGA引脚控制的话对应BANK的VCCIO应该如何选择?

第三个问题,我看到手册上有CLK的单端输入方式,我可不可以用FPGA的IO产生一个相应的单端时钟按照手册上单端时钟信号去控制ADC的采样速率?

  • 您好,

    ADC3242需要差分输入,可分为直流耦合输入和交流耦合输入,可参考EVM板:

    ADC3244在采样时钟路径中具有内部时钟分配器,具有/2和/4选项。SYSREF引脚只有在选择时钟分配器选项时才有用,否则它可以保持浮动。SYSREF可以通过PDN SYSREF bit置1Powers down the SYSREF buffe后,引脚可以悬空。

  • 关于CLK,为了获得最佳性能,时钟输入建议差分驱动,从而降低对共模的敏感度噪音。为了高输入频率采样,TI建议使用低抖动的时钟源。时钟源的带通滤波有助于减少抖动。
    我不清楚FPGA的io最高能产生多大频率的时钟,幅值是否满足要求,您可以咨询一下所用FPGA的技术支持。
  • 感谢您的答复,EVM板的THS4541输入是差分信号,如果我想使用单端DC耦合输入需要注意什么问题呢?是不是可以直接参考THS4541数据手册的图63?非常感谢!

  • 单端输入可参考ADC32XXEVM板的用户手册1.5.1ADC32xxEVM章节进行设置:
    www.ti.com.cn/.../slau579