我们通过差分运放给ADC(ADS5500)输入了一个0~20mV的三角波信号,然后用逻辑分析仪输出的数据,发现在峰值部分有一个上抬,分析后发现是由于D7的错误输出导致,如果将输入信号加大,D8位也会出现错误输出的现象,ADC的输入端没有看到干扰,并且这类错误似乎仅仅与输入信号的幅度相关,而与输入信号的频率无关。
ADS5500是流水线ADC,请问大家是否有碰到类似的问题呢?
谢谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
Liang
很象是数据时序问题
试一试内部test patern模式,发一下toggle信号,看看对不对
Ran
过压后坏没坏,这个我无法确认。但是已经超过芯片手册上给定的最大值了。建议你还是先测试一下test patern模式,发一下toggle信号。通过寄存器就可以操作
Ran
过压后坏没坏,这个我无法确认。但是已经超过芯片手册上给定的最大值了。建议你还是先测试一下test patern模式,发一下toggle信号。通过寄存器就可以操作