ADC12D1600,双通道可实现3.2GHz采样,按照芯片输出数据最大的四倍降速功能,ADC12D800每组输出数据的速度最低降至800MHz。然而对于ADC后端的数字处理芯片如Xilinx公司V5系列FPGA,800MHz数据频率FPGA处理十分吃力。目前测试结果,在很小的测试程序运行时,基本在ADC输出600MHz信号时,FPGA处理接近极限。所以很想知道对于ADC12D1600这样的高速ADC,其输出的800MHz信号是如何与FPGA级联的?有没有好的降速手段方便FPGA处理数据?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
ADC12D1600,双通道可实现3.2GHz采样,按照芯片输出数据最大的四倍降速功能,ADC12D800每组输出数据的速度最低降至800MHz。然而对于ADC后端的数字处理芯片如Xilinx公司V5系列FPGA,800MHz数据频率FPGA处理十分吃力。目前测试结果,在很小的测试程序运行时,基本在ADC输出600MHz信号时,FPGA处理接近极限。所以很想知道对于ADC12D1600这样的高速ADC,其输出的800MHz信号是如何与FPGA级联的?有没有好的降速手段方便FPGA处理数据?