各位好,现在我在使用ADC12D800RF这款芯片,配置成1.6G采样率,工作在DES&DEMUX模式下,同时也配置成DESI和ECM模式。现在的问题是,在fs-2fin处有很强的杂散(大概-50dBfs左右),这个地方刚好是交错杂散的两倍,但是跟交错杂散好像没什么关系,在调des timing的时候,fs/2-fin处的交错杂散显著下降了20dB以上,但fs-2fin处却没有任何变化,不知道问题出在那里?
附件中包含具体图片。
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
各位好,现在我在使用ADC12D800RF这款芯片,配置成1.6G采样率,工作在DES&DEMUX模式下,同时也配置成DESI和ECM模式。现在的问题是,在fs-2fin处有很强的杂散(大概-50dBfs左右),这个地方刚好是交错杂散的两倍,但是跟交错杂散好像没什么关系,在调des timing的时候,fs/2-fin处的交错杂散显著下降了20dB以上,但fs-2fin处却没有任何变化,不知道问题出在那里?
附件中包含具体图片。
你好,能够描述一下你的测试环境吗?尤其是你如何使用频谱仪进行测试?
1 前期做好了夹具吗?
2 这些信号是ADC模拟输入引脚的信号?
3 如果使用SMA测试,是如何良好的接地处理?
4 关于Fs-2Fin,这个是怎么理解?
目前我也在使用,但是杂散太大了
ADC 前端模拟引脚输入是如何设计?
直接是采用TI推荐的TC1-1-13MA+变压器实现吗?