请教:数据总线和地址总线、控制信号等都经过SN74AVCA164245GR,然后接到同步DPRAM上,需要时钟信号(从MCU引出),请问这个时钟信号是否最好也经过SN74AVCA164245GR,以增加驱动能力,或者使得延时尽量相等呢?还是时钟信号可以单独接到DPRAM上?谢谢!
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
请教:数据总线和地址总线、控制信号等都经过SN74AVCA164245GR,然后接到同步DPRAM上,需要时钟信号(从MCU引出),请问这个时钟信号是否最好也经过SN74AVCA164245GR,以增加驱动能力,或者使得延时尽量相等呢?还是时钟信号可以单独接到DPRAM上?谢谢!
你是采用SN74AVCA164245进行电平转换吗还是直接使用SN74AVCA164245作为buffer/driver, 无论是哪种应用,建议将数据,地址总线,控制信号以及时钟信号均通过SN74AVCA164245,注意时钟信号的频率大小。
双电源供电的电平转换器件均是支持的异步通信的,你可以采用SN74AVCA164245进行data间的电平转换,然后采用SN74AVC1T45进行clock间1.8V~3.3V的转换,但是由于二者的传输延迟参数不同,clock和data之间会有skew出现,所以很难做到同步。
通常情况下可采用tpd的倒数来估算频率的大小,SN74AVCA164245的datasheet中给出VCCA=1.8V,VCCB=3.3V时,A到B传输tpd(max)=5.8ns,取+-10%的误差的话,那么1/(5.8+0.1)=169Mbps,如果时钟信号远远小于这个值,那么SN74AVCA164245是完全可以支持的。