我买了TI 的DAC34H84EVM开发板,板上有一片CDCE62005的时钟芯片,但是对输入频率VCO锁定范围很窄,还不到1M,VCO的两个range居然不连续。我想用原子钟给62005做时钟参考,是10Mz的信号,但是分频比怎么调都不能锁定。默认的那组配置,25MHz虽然能锁定,但是low range只有24.6MHz~25.6MHz时锁定,high range在28.7MHz~29.9MHz时锁定,VCO不交叠,锁定范围也很窄,这样对吗?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我买了TI 的DAC34H84EVM开发板,板上有一片CDCE62005的时钟芯片,但是对输入频率VCO锁定范围很窄,还不到1M,VCO的两个range居然不连续。我想用原子钟给62005做时钟参考,是10Mz的信号,但是分频比怎么调都不能锁定。默认的那组配置,25MHz虽然能锁定,但是low range只有24.6MHz~25.6MHz时锁定,high range在28.7MHz~29.9MHz时锁定,VCO不交叠,锁定范围也很窄,这样对吗?
CDCE62005的VCO是连续可变的VCO1covers the range of 1.75 GHz to 2.05 GHz, and VCO2 covers the range of 2.05 GHz to 2.35 GHz. 参考分频一共有3个地方可以设置,VCO还有一个前置分频,请到TI官网下软件和资料进行研究.
从原理上讲不同频段vco需要重新calibration会不一样,因此改变频率建议重新配置并重新calibration.详细配置流程清参考手册36页正常流程进行配置.以确保芯片能正常工作,VCO获得正常的校准字。谢谢
yiwang:在本版另一CDCE62005的贴中有解释为什么改变参考频率导致PLL不锁定的原因,简单来说就是因为参考频率变化而环路的相位裕量变化导致Lock Time变长,当超出判决时间窗后就会导致失锁而不再去锁定了。
给你邮件,建议你讲你的问题在提问里面详细描述下,怎么配置的.如果频点不对很有可能没有锁定
我想问一下我用CDCE62005作为配置时钟,用PRI参考输入时钟,用VCXO控制输出,能保证输出与输入时钟同步吗,或者输出时钟是输入时钟的整数倍。