我的系统中SN74V245的工作时序由CPLD产生,读写使能信号WEN#和REN#是互补的,读写脉冲则一直提供,波形如图
正常空标志EF#和满标志FF#的波形应该如图所示,但我发现我的系统中FIFO每次复位后只能工作一次,然后EF#就会一直是低电平,而FF#也是低电平。我只能每写入读出一次数据就复位一次FIFO,这样工作导致我浪费很多时间。理论上FIFO只要复位一次应该就够了对吧,这种每工作一次就要复位一次是为什么呢?
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
我的系统中SN74V245的工作时序由CPLD产生,读写使能信号WEN#和REN#是互补的,读写脉冲则一直提供,波形如图
正常空标志EF#和满标志FF#的波形应该如图所示,但我发现我的系统中FIFO每次复位后只能工作一次,然后EF#就会一直是低电平,而FF#也是低电平。我只能每写入读出一次数据就复位一次FIFO,这样工作导致我浪费很多时间。理论上FIFO只要复位一次应该就够了对吧,这种每工作一次就要复位一次是为什么呢?