This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] INA232:在 HDDAT 数据保持时间内 — I2C

Guru**** 2500905 points
Other Parts Discussed in Thread: INA232

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/1555444/ina232-over-hddat-data-hold-time---i2c

器件型号:INA232


工具/软件:

尊敬的专家:

使用保持时间超过 900ns 的 INA232 时、我们是否会有任何负面影响?

此致、

山下耕太郎

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    You Kotaro Yamashita、

    没有任何负面影响。

    此规格仅适用于所有其他时序规格和 400kHz 的高速条件下。 可以大于 900nS 并且满足所有其他时序规格。   

    此致

    广

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Guang、

    谢谢。 我知道此规范对于放松值没有问题。

    1) 其他时序规格如何? 任何其他时序规格可以放宽与保持时间相同的限制、否则应相同。

    2) 如果我们将 100kHz 设置为高速 I2C、可以估算最大 保持时间?  

    此致、

    山下耕太郎

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    You Kotaro Yamashita、

    1. 作为一般的经验法则、应满足最小规格。 之后、可以放宽/增加最大规格。
    2. 对于 100kHz、为了计算允许的最大保持时间、我们假设所有其他规格的最小时序。 我得到了大约 8us (10Period–0.1Setup–0.6ClockHigh–1.3ClockLow)。

    此致

    广

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Guang、

    这对我来说很清楚。 谢谢。  

    查看 I2C 时钟频率规格时、在 10kHz-400kHz 期间、快速模式和高速模式有一些交叉部分。 客户使用这些频率时如何进行设计?  

    此致、

    山下耕太郎

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    You Kotaro Yamashita、

    快速模式和高速模式的协议略有不同、在横截面中、您可以选择使用这两种模式之一。

    此致

    广