This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] OPA2333-HT:ADC 缓冲

Guru**** 668880 points
Other Parts Discussed in Thread: OPA2333, OPA2333-HT
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/908996/opa2333-ht-adc-buffering

器件型号:OPA2333-HT
主题中讨论的其他器件:OPA2333

您好!

我在我的应用中使用 OPA2333来减少组件、以帮助我实现设计尺寸限制。  我希望使用单个 OPA2333器件来缓冲两个单独的 ADC 输入(一个通道位于运算放大器 A 上、另一个通道位于运算放大器 B 上)。  如果我对通向器件的信号布线采取预防措施、我是否应该担心串扰?  我确实计划在之间运行每个信号布线并留出足够的空间、以便在整个 OPA2333位置放置接地布线。  是否有任何关于进一步保护免受串扰的建议?

谢谢、

Brandon

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Brandon、

    您能否显示原理图?

    Kai

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Kai、

    下面的原理图是一个简化版原理图(不允许我共享我的设计)、不显示补偿、输入保护等  但我相信这将有助于更好地解释我的问题。  信号输入位于最左侧、右侧输出将连接到处理器上自己的 ADC 通道。  显然、这两个都是单端 ADC 输入。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Brandon、

    如果您有疑问、可以使用两个 OPA2333-HT、每个信号仅使用一半。

    Kai