This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMV7219:比较器迟滞

Guru**** 2538930 points
Other Parts Discussed in Thread: LMV7219

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/794786/lmv7219-comparator-hysteresis

器件型号:LMV7219

您好、TI 社区

尽管我在设计中使用的是 LMV7219、但这是任何具有内部迟滞的比较器的一般问题。

假设比较器具有 X mV 的内置迟滞。

如果 使用外部反馈网络来实现额外的迟滞、例如 Y mV。

那么、最终比较器是否具有(X+Y) mV 的总迟滞。

谢谢

Diva

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好、Diva、

    是的。 内部迟滞会增加外部迟滞。

    因此、如果您具有+1mV 内部偏移电压电压(Vos)和"7.5mV"内部迟滞、则比较器输入端的跳闸点将为:

    Vos + Vhyst/2 = VthHI
    Vos - Vhyst/2 = VthLOW

    1mV + 3.75mV =+4.75mV
    1mV - 3.75mV =-2.75mV

    请记住、这些移位在比较器内部发生、因此您可能无法在带有 DMM 的输入端测量/修改这些数字。 但是、当实际测量输出转换时、您将看到效果。
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Paul

    很抱歉我迟到了。

    感谢您澄清迟滞问题。

    此致

    Diva