尊敬的团队:
我们是否可以知道、当 VS = 1.8V、VCM =-0.1V 至1.9V 时、估计 CMRR 最小值是多少?
上述条件下的 CMRR 最小规格是否与 VS = 5.5V、VCM =–0.1V 至5.6V 类似?
谢谢!
此致、
丁
This thread has been locked.
If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.
尊敬的团队:
我们是否可以知道、当 VS = 1.8V、VCM =-0.1V 至1.9V 时、估计 CMRR 最小值是多少?
上述条件下的 CMRR 最小规格是否与 VS = 5.5V、VCM =–0.1V 至5.6V 类似?
谢谢!
此致、
丁
Ting、
1.8V 和5.5V 的整个输入范围内的预期 Vos 漂移将与 PMOS / NMOS 输入级开关的漂移几乎相同(最重要的因素是、1.8V 在更窄的 NMOS 范围内(从-0.1V 到开关)的 Vos 漂移将更小。 后者的影响较小、尤其是对于最坏情况下的最小规格。
典型数据表规格从87dB 降至81dB,因此典型差异为-6dB。 使用数学运算并假设主要漂移相同、较小的漂移毫无意义、这是一个较好的较差情况假设。 假设 x = Vos 漂移。 CMRR 5.5V 为5.5/x、CMRR 1.8V = 1.8/x、最后 CMRR[1.8V]/CMRR[5.5V]为(1.8V/x)/(5.5V/x)= 0.327 =-9.7dB。 5.5V 的最小规格为57dB,因此1.8V 的保守最小估计值为57 - 9.7dB = 47dB