This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMH6521:LMH6521 Mod 引脚

Guru**** 669750 points
Other Parts Discussed in Thread: LMH6521
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/amplifiers-group/amplifiers/f/amplifiers-forum/1286561/lmh6521-lmh6521-mod-pin

器件型号:LMH6521

团队、

我想与您核对一下 LMH6521 D/S 中的引脚说明:

对于 MOD0&1引脚:数字模式控制引脚。 如果未连接、这些引脚悬空至逻辑高电平状态。 串行模式下未使用的引脚、连接至直流接地

说"逻辑高电平状态"、您是指逻辑电平高阻抗还是高阻抗? 如果我希望始终选择 A3模式(mode0=1、mode1=1)、我可以逐个电容将这2个引脚连接到接地端吗?  

谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Qiang:

      MOD0和 MOD1具有可连接到2.5V 内部基准的弱上拉电阻器、但专为2.5V 至5V CMOS 逻辑电平而设计。 因此 、"逻辑高 电平状态"意味着默认情况下它是逻辑电平高电平。  如果您始终要在并行模式下使用、则可以在这些引脚上连接0.01uF 电容器至 GND。

    谢谢。此致、

    赫鲁迪