This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] MSPM0L1228:在 MSPM0L1228 的 μ I²C 主模式下实现字节间延迟时出现问题

Guru**** 2652475 points

Other Parts Discussed in Thread: MSPM0L1228

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/1589315/mspm0l1228-issue-with-implementing-inter-byte-delay-in-i2c-master-mode-on-mspm0l1228

器件型号: MSPM0L1228

如所示 MCF8316C 驱动器要求 、主 IC 必须引入 100µs 的字节间延迟 在这两个字节之间进行可靠通信 数据包发送和接收

我已经实现了该逻辑并成功观察了大多数情况下的字节之间的延迟。 但是、有一个限制条件:

  • 是的 无法在接收期间在启动条件和第一个数据字节之间引入字节间延迟
  • 对于所有其他字节、延迟按预期工作。

问题:
您能指导我如何在中实现这一要求吗 主模式 ? 具体来说:

  • 是否有办法在启动条件和第一个接收到的字节之间插入延迟?
  • MSPM0L 系列中是否有任何可帮助实现此目的的推荐方法或硬件功能?

其他详细信息:

  • MCU:MSPM0L1228
  • 通信:I²C 主模式
  • 要求:MCF8316C 驱动器合规性的 100µs 字节间延迟
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Sravan:

    抱歉、我知道 MSPM0 硬件不支持该功能。 您的 I2C 从设备是否具有时钟延展功能、是的、然后从设备可以在数据准备就绪时下拉 SCL 并释放 SCL。