大家好、
要求作出一些澄清。
这 是 与 PLL 自检已知问题相关的主题- 完成自检后、PLL 输出频率不再处于150和550MHz 的正常工作频率范围内、 因此导致 VCO 电压降至200mV 以下、从而无法再从 PLL 传播出去。
我们的 PLL 设置存在以下问题:
-振荡器频率 OSCIN = 12.5MHz
-参考时钟分频器(NR)= 2
- PLL 倍乘因子(NF)= 116
PLLCTL1寄存器的 PLLMUL 域[15:00]初始化为0x7300、从而得到的 NF 有效值
NF = 0x7300 / 256 + 1 = 116。
根据 TI 的 FMzPLL 计算器、VCOCLK 频率由 VCOCLK = OSCIN / NR * NF = 725MHz 组成。
根据应用手册"spns162c"中 VCOCLK 的规范、这违反了最大边界(550MHz)。
但是、由于在低温下超出下限(150MHz)、导致振幅低于200mV、从而导致 PLL 停止工作、因此会出现上述问题。
2) 2)当前输出频率为181.25MHz、高于指定的180MHz à 这有什么影响?
非常感谢。
-Mark
