This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TM4C1294NCPDT:为什么 TM4C1294NCPDT 上的 EPI0S0、1、2和3有两个引脚?

Guru**** 2535150 points
Other Parts Discussed in Thread: TM4C1294NCPDT

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/1048301/tm4c1294ncpdt-why-are-there-two-pins-for-epi0s0-1-2-and-3-on-tm4c1294ncpdt

器件型号:TM4C1294NCPDT

为什么 TM4C1294NCPDT 上的 EPI0S0、1、2和3有两个引脚?

如果有的话、我想知道如何使用它。
或者、您想知道您可以使用哪一个?
我想使用它来连接 SDRAM。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Yoshitsugu 扫描、您好、

     它不仅仅是 EPI0SO、1、2、3具有多个引脚选项、许多其他模块还在多个器件引脚上提供其功能引脚。 这是为了实现灵活性。 对于 EPI0S0、它在 PK0和 PH0上可用。 您可以在将其中一个引脚用作 GPIO 时为 EPI0S0配置它们。  

     实际上有一个 EPI 示例配置为与 SDRAM 连接。 您可以在 C:\ti\TivaWare_C_Series-2.2.0.295\examples\peripherals\EPi\SDRAM.c 中找到