This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS570LS3137:PBIST

Guru**** 2587365 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/1017856/tms570ls3137-pbist

器件型号:TMS570LS3137

尊敬的团队:

关于《技术手册》第7章的一部分、

1、RAMT 寄存器可以写入。 写入数据的功能是什么? RAMT 寄存器中 DWR、SMS、PLS 和 RLS 的功能是什么? 实际含义?
2.如何执行故障处理以降低 FSRC 的价值和 FSRDL 记录的数据的含义? 算法背景模式?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Susan、

    DWR 指定要测试的 RAM 的数据宽度。

      SMS 是选择支持的 RAM 裕度。 这是一项已停产的功能、不受支持。

      PLS 是管道延迟选择。 PBIST 支持针对大芯片的可编程 RAM 管线延迟。  

      RLS 是 RAM 延迟选择。 PBIST 支持多 RAM 延迟。 PBIST 控制器每 N 个周期发送一次访问、其中 N 是 RAM 等待状态的数量。

    2. FSRDLx 包含故障数据。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复。

    在两个 pbist 示例中、MSIENA 寄存器的最低位设置为1。

    根据表2-41的描述、MSIENA 似乎应该根据与待自检存储器相对应的配置来启用相应的位。 或者我是否理解错了?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    只有一个 PBIST 控制器。 对于 PBIST 测试、MSIENA 寄存器的位0被置位。  

    对于存储器初始化、存储器组被写入 MSIENA 寄存器。