This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TMS570LS0432:基于 ARM 的微控制器论坛

Guru**** 2390765 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/microcontrollers/arm-based-microcontrollers-group/arm-based-microcontrollers/f/arm-based-microcontrollers-forum/1027996/tms570ls0432-arm-based-microcontrollers-forum

器件型号:TMS570LS0432

您好!  

我想更好地理解如何正确地将 nPORRST 引脚置为有效:

  • 要激活 nPORRST、必须将其下拉至 GND。 上拉电阻的标称电压是多少? Vccio 电压?
  • 从时序角度来看、nPORRST 必须至少在1ms 内有效、直到 Vccio 和 Vcc 达到 Vccporh 和 Vccioporh 电压。 是这样吗?
  • 从时序角度来看、数据表的图6-1显示、在 Vcc 或 Vccio 低于 Vccporh  和 Vccioporh 阈值之前、nPORRST 必须为低电平有效。 这是否表示在 nPORRST 被置为有效后电力线的电压变为低电平、或者这是否表示在欠压前需要激活复位?

想法是为 uC 提供2个 LDO、我们希望实现一些比较器来监控 Vcc 和 Vccio 电压。 如果超出建议的范围、它们将触发 nPORRST。 您是否有类似的应用图?

正确执行复位需要考虑其他因素吗?

提前感谢您。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Ivan、

     VIH 与其他引脚相同(2V 至 Vccio+0.3)。 nPORRST 的 VIL 在关于 nPORRST 电气和时序要求的第6.3节中进行了说明。 nPORRST 应该通过一个电阻器从外部上拉至 VCCIO、例如2.2k Ω。

    2.在 Vcc > Vccporh 和 Vccio > Vccioporh 之后 nPORRST 必须至少为1ms 有效。

    3.是的。 图6.1显示  、在内核电源下降到1.14V 以下之前、nPORRST 必须被驱动2us。

    大多数系统设计人员通过调整内核电源(例如、1.26V 标称电压而非1.2V)并将低阈值设置为高于1.14V 来满足此要求。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的支持。  

    • 如果在内核降至1.14以下后触发 nPORRST、微控制器中会产生什么影响? 想法是使用电压比较器、但通常在50uS 范围内触发更多的电压。  
    • 我们在这里尝试解决什么类型的复位? 从图6-1可以看出两种情况:
      • Vcc 中的短路压降(1.2V)。 去耦电容器是否覆盖这些范围?
      • 断电:为什么必须在2us 之前触发复位? 无论时间如何、在检测到它后触发它是否足够?

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    2us 要求来自 nPORRST 引脚上毛刺脉冲滤波器的最大延迟。  在 Vcc 降至1.14V 以下之前将 nPORRST 置为有效的要求是确保在内核逻辑故障之前将 RESET 置为有效。 真正的问题是、在对闪存进行编程或擦除时、闪存泵的高电压会在内核逻辑失败之前放电。

    正如我在上一篇文章中提到 的、将低阈值设置为高于1.14V 是一种解决方案。

    Vcc 引脚和 GND 之间的去耦电容器或旁路电容器可提供高瞬态电流并减少电源纹波。