This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320ADC3120:ADC 采样同步

Guru**** 2392905 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1535263/tlv320adc3120-adc-sampling-synchronisation

器件型号:TLV320ADC3120

工具/软件:

您好:
我没有发现有关内部 ADC 运行、时序等的详细信息
显然、ADC 会执行过采样(对于 48kHz 范围采集频率、由~μ s 6MHz 时钟供电)以馈送到滤波器。
但是、在将 ADC 滤波值传输到数字总线之前、在什么时刻读取 ADC 滤波值? 我将使用 TDM 模式、32kHz 采集频率、TDM 时隙大小为 32 位、启用 2 个时隙。

我有一个特定的应用(雷达采用 FSK 调制、以 32kHz 的频率执行)、我需要知道何时需要根据 TDM 同步时序 (FSYNC) 执行 FSK 步骤。 考虑到输入信号保持其频率但相位变化、相位变化率为 32kHz、因此我需要实现良好的同步。
是否对 ADC 过滤值进行采样、并在与时隙编号无关的同时提供帮助、并且每个值都在相应的时隙上传输? OT 是在传输每个时隙之前对 ADC 滤波值进行采样吗?

谢谢你
Aurelien

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Aurelian:

    对延迟深表歉意。

    音频 ADC 由一个 Δ — Σ 调制器和一个可配置的抽取滤波器组成。

    数据表中介绍了不同采样速率下不同抽取滤波器的群延迟和幅度响应:

    谢谢。此致、

    Lakshmi Narasimhan

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好:
    在我的案例中、为了简化理解、可以考虑我的雷达提供了一个具有恒定频率的信号源、但每次执行 FSK 步骤时都会发生相位变化、因此在 32kHz 频率下大约(或 41-44,尚未选择最终值)。 使用 32kHz 采样频率时、我的目标是用相同的 FSK 调制速率填充缓冲区。 因此、我将填充两个缓冲区、每个缓冲区获取一个值、另一个获取下一个值(因此每个缓冲区的频率为 16kHz)、依此类推。 之后我将执行一些 FFT 和其他操作来提取速度测量值。 这在 CW 模式下(无 FSK 调制)与该 ADC 配合使用效果非常好。 但是使用这个新请求时、采样时序必须确保从每个 FFT 缓冲器读取的相位 I 将是相干的。

    很抱歉、我完全不熟悉抽取滤波、以及对延迟或相位的所有影响。 我想数据表中提供的数据可能会回答我的问题、但我在这个领域不够熟练。

    在我的例子中、我可能只考虑线性相位或低延迟运行、因为相位偏差必须非常低。
    “延迟“对我来说确实不是问题、采集窗口时间总是很低的。

    但当信号的相位以 FS 频率变化时、滤波器对信号有什么影响呢? 我必须在什么时候执行 FSK 步骤?

    Aurelien

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Aurelien:

    抱歉、我没有完全清楚查询、但我的理解是输入信号的相位将以 32kHz 的速率变化、与输入采样率相同。 是这样吗?

    提及数据表中群延迟的目的是、稍后将在 16.9 个样本左右的输出端观察到模拟输入时间 t0 的任何变化(如果使用线性相位抽取滤波器,则在 32kHz 采样率下。

    这就是我 提到 ADC 抽取滤波器群延迟的原因。

    谢谢。此致、

    Lakshmi Narasimhan