This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM1794A:抖动要求/对SNR的影响

Guru**** 2390735 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/665733/pcm1794a-jitter-requirements-impact-on-snr

部件号:PCM1794A

为了满足指定的SNR (例如-125dB @ 17kHz),SCK3上所需的最大抖动规格是多少?

例如,使用48kHz采样时钟(SCLK3 = 18.432MHz,384F)和输出频率,我们计算~ 125dB SNR所需的抖动,如下所示:

SNR_JITST= 20 *日志(2*PI*17kHz*T_JITST)

t_jitter = 5 psec,用于-125dB SNR

数据表建议使用PLL1700E作为时钟源,但其抖动为~ 150psec,比理论上的5psec大得多。 数据表提到时钟抖动的容差,但未详细说明。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好,Steve -我需要稍微了解一下。 您的计算是合理的,因此我们可能需要查看高速数据转换器团队使用的一些时钟调节器设备,以达到此抖动规格。 我找到了一篇推荐一些设备的文章。
    www.ti.com/.../slaa566.pdf
    谢谢!
    保罗
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我们已将其脱机。

    谢谢!