请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TLV320ADC6140 您好!
我们在使用 ADC6140EVM 评估板测试 TLV320ADC6140 ADC 以进行新项目时遇到了问题。 由于我们希望在不启用 DRE 的情况下达到最佳 SNR 性能、因此我们使用了4通道求和模式。 它在96kHz 采样率下运行良好:测量的本底噪声比在单通道模式下高出大约6dB。 但是、我们的首选采样率为192kHz、遗憾的是、与此采样率下的单通道模式相比、4通道模式下的本底噪声会有一点差。 我们没有启用 DRE 和 AGC、并且按照应用报告 SBAA381中的建议使用了线性相位抽取滤波器。 我们在所有通道上使用了差分模式、并使用了2.5k 输入阻抗。 在音频串行总线上、我们使用了 I2S 协议、32位字长度。 我们是否未能在采样率为192kHz 时设置4通道求和模式? 在192kHz 采样率下、4通道求和是否真正受支持?
感谢您的回答!
此致、
Akos