This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320ADC3140:从睡眠到活动模式的控制序列

Guru**** 2528780 points
Other Parts Discussed in Thread: TLV320ADC3140

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/970588/tlv320adc3140-control-sequence-of-sleep-to-active-mode

器件型号:TLV320ADC3140

您好!

在 TLV320ADC3140的数据表中、以下部分介绍了睡眠模式到工作模式下的操作。

建议在写入 P0_R2后应用 FSYNC 和 BCLK。

但是、我们客户的 DSP 旨在保持输出速度。

睡眠模式期间输入 bck 是否存在任何问题?

 

9.2.1.2详细设计流程

 5.根据记录操作的需要,从睡眠模式转换到活动模式(再次):

 a.通过写入 P0_R2来禁用睡眠模式来唤醒器件

 b.等待至少1ms、以使器件完成内部唤醒序列

 c.应用具有所需输出采样率和 BCLK 与 FSYNC 比的 FSYNC 和 BCLK  

 d.器件记录数据现在通过 TDM 音频串行数据总线发送到主机处理器

此致、

Mochizuki

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Mochizuki-San、

    当器件处于睡眠模式时、继续应用 BCLK 不会出现问题。 用于 BCLK 的器件缓冲器将从 IOVDD 消耗很小的电流、大约为几 uA、但这不会导致任何问题。

    最棒的

    Zak

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、Zak、

    非常感谢您的快速支持。

    此致、

    Mochizuki