请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
器件型号:TLV320ADC3140 您好!
在 TLV320ADC3140的数据表中、以下部分介绍了睡眠模式到工作模式下的操作。
建议在写入 P0_R2后应用 FSYNC 和 BCLK。
但是、我们客户的 DSP 旨在保持输出速度。
睡眠模式期间输入 bck 是否存在任何问题?
9.2.1.2详细设计流程
5.根据记录操作的需要,从睡眠模式转换到活动模式(再次):
a.通过写入 P0_R2来禁用睡眠模式来唤醒器件
b.等待至少1ms、以使器件完成内部唤醒序列
c.应用具有所需输出采样率和 BCLK 与 FSYNC 比的 FSYNC 和 BCLK
d.器件记录数据现在通过 TDM 音频串行数据总线发送到主机处理器
此致、
Mochizuki