This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320AIC3106:模拟旁路模式下的差分线路2R/R 电阻

Guru**** 2535150 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/970309/tlv320aic3106-differential-line2r-r-resistance-in-analog-bypass-mode

器件型号:TLV320AIC3106

在数据表中、仅为路由到 ADC 输入的模拟输入提供输入电阻。 当输入处于模拟旁路模式时、它会路由到输出混频器。  

当通过混频器路由到 HPROUT/HPLOUT 时、差分和模拟旁路模式下的 LINE2R、线路2L 上的输入电阻是多少?

以下是编解码器配置:

reg 20=0xf8:行2L 未连接到 ADC

reg 23=0xf8:2R 行未连接到 ADC

寄存器37=0xC0:两个 DAC 都加电,HPLCOM 差分

寄存器38=0x04:HPRCOM 差分

reg 40= 0xBC: 输出 CM=1.65V,在差动旁路模式中启用 Line2L/R,每 fs 软步进1

寄存器41=0x00:左侧 DAC 使用 DAC_L1路径,右侧 DAC 使用 DAC_R1

reg 45= 0x80: Line2L 路由到 HPLOUT,0dB 衰减

reg 62= 0x80: Line2R 路由到 HPROUT,0 dB 衰减

reg 82=0x80:DAC_L1路由到 LEFT_LOP/M,0dB 衰减

reg 92=0x80:DAC_R1路由到 LEFT_ROP/M ,0dB 衰减

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Gilbert、

    当处于旁路模式时、模拟输入仍然会经过相同的输入放大器级、这与仍然路由到 ADC 时设置输入阻抗非常相似。  因此、在差分旁路模式下、差分输入阻抗约为80kΩ Ω。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Collin、

    差分输入电阻是固定在80kΩ Ω 还是取决于寄存器45和62中设置的衰减水平? 在某种程度上、如果启用寄存器20和23、它将类似于输入电阻所发生的情况。

    谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    问得好、我应该在上一次添加这个内容。  根据输入衰减设置、它的范围为80kΩ Ω(0dB)至320kΩ Ω。  以下是我们最近测量的一个器件的一些粗略数据:   

    差动

    增益(dB)

    通道1 (μ Ω)

    通道2 (μ Ω)

    0

    80048

    80363.

    -1.5

    94944.

    95189.

    -3.

    112836

    113177.

    -4.5.

    134160

    134530.

    -6.

    160780

    161020.

    -7.5.

    191190

    191330

    -9.

    227700

    227740

    -10.5.

    269890

    269710.

    -12

    324420

    323100