This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320AIC3105:连接至 VCC 的 RESET 引脚

Guru**** 2379800 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1002273/tlv320aic3105-reset-pin-tied-to-vcc

器件型号:TLV320AIC3105

您好!

我想将 AIC3105编解码器用于音频应用、它将连接到 TI DSP。 我在数据表中看到、在电源开启后、RESET 引脚应保持低电平至少10ns、 我想知道是否可以将编解码器复位绑定到 VCC 并使用某种 RC 电路来延迟电压上升、使其符合规格。 我想、理想情况下、它应该连接到 GPIO 以手动 复位编解码器、但我希望用于 PWM 输出的少数几个 GPIO。 如果我的想法不符合规格、那么我们非常希望某些设计符合要求并/或链接到类似的线程。

谢谢!

最棒的

Colin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Colin、

    我们通常会看到/建议通过 MCU 上拉复位并进行切换、正如您正确假定的那样。 我无法肯定您使用 RC 延迟电路的方法是否可行、但只要在所有电源完全通电后 RESET 保持低电平10ns、我就看不到问题。

    我有点担心、在所有电源稳定之前、复位将开始上升、这可能会导致异常行为。 很难准确预测可能发生的情况、但可能会出现不必要的行为。 我们没有任何其他示例电路、但我可以确认、我看到一些客户在复位线路上使用逻辑门来确定复位线路何时保持低电平。

    此致、
    Aaron Estrada

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    谢谢! 我将考虑在设计中使用逻辑门。 如果这不起作用、我可以重新路由一些引脚。

    最棒的

    Colin