This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM5100A:LRCK 和 BCK 之间的时序图

Guru**** 2528960 points
Other Parts Discussed in Thread: PCM5100

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1013693/pcm5100a-timing-chart-between-lrck-and-bck

器件型号:PCM5100A
主题中讨论的其他器件:PCM5100

您好!

LRCK 和 BCK 之间是否有时序图?  我想知道进入上升沿的 LRCK 建立时间等时间。

此致、
Nagata。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Nagata、

    我相信这正是您在 PCM5100数据表第13页中查找的内容

    最棒的

    Carson

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    来自数据表:

    PCM510xA 需要 LRCK 和系统时钟同步、但 LRCK 和系统时钟之间不需要特定的相位关系。

    如果 LRCK 和系统时钟之间的关系变化超过±5 SCK、内部操作(使用片上振荡器)在一个采样周期内初始化、并且模拟输出被强制为双极性零电平、直到 LRCK 和系统时钟之间的重新同步完成。 如果 LRCK 和 BCK 之间的关系在超过4个 LRCK 周期内无效、内部操作(使用片上振荡器)在一个采样周期内初始化、模拟输出强制为双极零电平、直到 LRCK 和 BCK 之间的重新同步完成。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的信息。

    此时、我想知道 VDD (功率)和 BCK/LRCK/SCK 之间的关系。

    稳定电源后、系统是否应等待时间来设置时钟? 例如,系统等待?? 然后在 DVDD 达到1.8V 或3.3V 后设置每个时钟。  

    此致、
    Nagata。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、

    如果您在数据表中查看第32页、您会看到上电复位时序图、其中您会看到需要删除4ms 的复位延迟。 或者、您是否在寻找 Vdd 打开和时钟启动之间的实际确切时间、而不考虑复位?  

    与上电期间的其他延迟相比、该时间非常短。

    最棒的

    Carson

    低功耗音频应用

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Carson、

    BCK、LRCK 和 SCK 之间是否有程序? 应首先输入哪个时钟?

    此致、
    Nagata。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Nagata、

    很抱歉耽误您的时间、 输入顺序没有具体的指定、但最好的步骤是先打开 SCK 和 LRCK、然后打开 BCK、因为前两个运行系统、并在 BCK 控制数据传输时指定数据的位置 本身。

    最棒的

    Carson