This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM4104:SCLK 抖动规格/ THD 问题

Guru**** 2391005 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/889865/pcm4104-sclk-jitter-specification-thd-issue

器件型号:PCM4104

大家好、

我们的设计中存在 THD 问题、我们正在尝试解决该问题。

正如您在附加文件中看到的、我们的 THD 比规格@0dBFs 高10dB。

我们有一些问题:

1) 1) MCLK 上的抖动指定为100psRMS 或更低。 是宽带、基带还是周期性抖动?

2) 2)参考设计遵循了正确的去耦电容器、布局非常好。 您是否了解导致此问题的原因? 是抖动、布局还是电源?

3) 3) MCLK 上的抖动如何影响 THD? 您是否有应用手册?

谢谢

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Arnaud、

    噪声可能会由电源耦合。  这些器件使用一个简单的电阻分压器作为基准、因此基准引脚上电容器的噪声接受几乎不会衰减。

    此外、我认为我们可能会对您的数据产生测量问题。  您可以共享原理图吗? 您的采样率是多少? 您在仪器上使用的输入滤波器是什么? 我们仅指定具有20kHz 砖墙低通滤波器的器件。

    谢谢、

    Paul

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Paul:


    我们的测量是在20kHz 时使用 A 加权低通滤波器完成的、我们的测量频率为48kHz。此外、我们在96K 和192K 时完成了测量。

    我可以分享我们的原理图并为您提供更多图片、但是否可以私下继续?

    此外、您是否对我的第一个问题有解答?


    谢谢
    Arnaud

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Arnaud、

    请通过 frost@ti.com 与我分享原理图。  遗憾的是、我没有该器件的任何抖动信息、但可以看到、由于 THD 在极低振幅下是平坦的、因此我认为您具有噪声限制。 发送原理图后、我们可以尝试进行噪声计算。

    谢谢、

    Paul