This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] WEBENCH®︎工具/TLV320ADC6140:TLV320ADC6140

Guru**** 2386610 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/925213/webench-tools-tlv320adc6140-tlv320adc6140

器件型号:TLV320ADC6140

工具/软件:WEBENCHRegistered设计工具

您好!

我使用模拟和数字输入、麦克风输入、CH1和 CH2是模拟输入、而 CH3和 CH4是数字输入的组合。 采样率为37.5k、TDM 模式、PDMCLK 为2.4M。 我收集的 ADC 输出波形错误。 寄存器配置和模拟通道采集的波形图如下所示。 此外、如果我的采样率为48K、则波形没有问题。 37.5k 采样率的配置是否有问题?

期待您的回复!谢谢!

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    37.5kHz 不是该器件的有效采样率。 此器件被设计成在44.1kHz 和48kHz 的倍数和亚倍数上运行。 如果您的采样率在给定倍数的范围内、这也是可以接受的。 例如、第一个倍数将是88.2kHz 和96kHz。 90kHz 的采样率是有效的、但84kHz 的采样率是无效的。

    最棒的

    Zak

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    我明白了、感谢您的回复!

    此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    大家好、Zak Kaye

    还有另一个问题。 我了解的 PDMCLK_DIV 参数是设置过采样率。 您可以选择16、32、64、128次、然后可以将其设置为50次、这样我就可以以48K 的采样率输出2.4M PDMCLK。

    此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    如果我无法通过 adc6140输出2.4M pdmclk、那么我会通过外部电路向 PDM MIC 提供2.4M 时钟、但向 ADC 输入数据信号、采样率为48K、这是否可行?

    此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    PDMCLK 也需要是采样率的有效倍数。 例如、如果您希望2个32位数据通道的频率为48kHz、那么您的 PDMCLK 需要至少为3.072MHz。 虽然 ADC6140不一定是生成 PDMCLK 的芯片、但该时钟确实需要与其他 ASI 时钟同步。

    最棒的

    Zak

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的、明白了、感谢您的回复!

     此致!