This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DIX4192-Q1:问题

Guru**** 2389320 points
Other Parts Discussed in Thread: DIX4192
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/957115/dix4192-q1-questions

器件型号:DIX4192-Q1
主题中讨论的其他器件:DIX4192

您好、TI:

我使用 DIX4192进行 I2S⇒S/PDIF 转换(端口 A⇒DIT)。我有一些问题。

Q1 当端口 B 和 DIR 块关闭时、电源电流大小为多少?fs=44.1kHz

Q2  我们是否必须将上拉和下拉电阻器连接到 SPI 线路? 还是已经在内部连接了它们?

Q3 如何处理未使用的 PIN 12/23/23/34/35/36/45/46/47/48

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    虽然电源电流肯定会随着各种模块的断电而降低、但我们仅规范所有模块的导通或关断、因此我需要对此进行测量并返回给您!

    SPI 总线通常不需要上拉电阻器、因为它们由图腾柱式驱动电路主动驱动。 不过、您可能只想在主机处理器上验证这一点。

    您提到的所有未使用引脚都可以保持悬空。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    感谢你的帮助。我理解。

    还有另外两个问题。

    Q1 RST 的晶圆加电时间可以有多长?

    Q2对于 MCLK 的 TR/TF 是否存在很长一段时间的问题?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我不确定我是否理解您的问题。 电源稳定后应释放复位、然后您应等待至少500us、然后再尝试任何 I2C 或 SPI 事务。

    如果将 MCLK 用作基准时钟、最好将其上升和下降时间保持在低电平、因为较长的上升和下降时间会导致抖动增加、这会降低信号质量。 如果上升和下降时间过长、器件可能无法可靠锁定。

    最棒的

    Zak

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    我想在 VDD 和 RST 之间控制时序要求。

    如何量化评估 tr/tf ,是否有任何要求?  

    谢谢。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好!

    VDD 和 RST 之间没有时序要求、只是建议在 VDD 稳定之前不要释放 RST、以确保器件在默认状态下初始化。 由于您使用的是 SPI、因此您可以在启动后发出软件复位以确保这一点。

    最棒的

    Zak

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好、Zak

    关于 MCLK,如何量化评估 tr/tf ,是否有任何要求?

    MCLK 是否需要与 BCK 同步?

    此致

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你(们)好

    Ω 75m Ω 变压器耦合线路驱动器接口。文件中两个连接的优缺点是什么。

    e2e.ti.com/.../unbalance.xlsx