This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM1792A:哪些因素可能会导致通过 I2S 读取错误值?

Guru**** 2382390 points
Other Parts Discussed in Thread: PCM1792A
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/721538/pcm1792a-what-might-cause-false-values-to-be-read-via-i2s

器件型号:PCM1792A

你(们)好

我们有一些奇怪的行为、我们希望询问数字输入迟滞、尤其是 I2S 咔嗒声和数据。

可能导致读取错误值的毛刺脉冲的振幅是多少?

是否有关于如何提高 PCM1792A 抗噪性能的建议/指导?

非常感谢您的参与

kr

Vincenzo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    我不确定可能导致误读的振幅、因为它未指定。 一般而言、我建议在 I2S 线路上使用一个小型串联电阻器、以帮助实现抗噪性能(10-22 Ω)。 我还建议注意不要通过 I2S 线路传输其他高功率开关信号。

    请告诉我、这是否有帮助、或者您是否有一些数据显示干扰。

    谢谢!
    Paul
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

     尊敬的 Paul:

    目前、我们无法在 I2S 线路中添加任何串行电阻 器、因为我们无法访问客户的器件。

    我正在寻找更多有关 I2S 时钟之间关系的信息--LRCK+BCK+MCLK --:

    -是否有显示三者之间任何情况的时序图。

    -从数据表中我看不到与其它两个时钟的任何 MCLK 关系

    为了确认问题:我们认为 DAC 内部有一个移位寄存器。 我们知道 DAC 如何将位时钟视为时序方面的上升沿吗

    和级别?

    我附加了一张草图、其中第一个波形类似于我们拥有的波形。 第二波是我们认为 DAC 如何看到 BCK 的结果。

    正确吗?

    非常感谢您的参与

    kr

    Vincenzo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Vincenzo:

    图27显示了 LRCK、DATA 和 BCK 之间的关系。  SCLK 的唯一要求是与 LRCK 同步、但没有相位要求。  我建议 SCK 和 LRCK 取自相同的源。

    关于 BCK 上的毛刺脉冲、如果毛刺脉冲接近器件的 VIL/VIH 电平、则可能会误读边沿。  最好尝试减少线路上的反射。

    谢谢!

    Paul