This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] TLV320AIC3105:数字控制串行接口设置

Guru**** 657500 points
Other Parts Discussed in Thread: TLV320AIC3105
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1238336/tlv320aic3105-digital-control-serial-interface-settings

器件型号:TLV320AIC3105

我们将为 TLV320AIC3105连接 AMBE2000声码器。

AMBE 2000的要求


1. BCLK 频率应小于 2.048MHz。 TLV 部件 t & BLCK 被配置为256时钟模式。
2. WCLK 8或16或32KHz
3.位数= 16位
可以选择 MCLK 为任意值。

请为 TLV320AIC3105提供时钟设置帮助、以满足 上述要求

由于没有 BCLK 分频器寄存器设置、我发现很难生成频率低于2.048MHz 的 BCLK。