This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] PCM1802:上升和下降时间

Guru**** 2391155 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1265889/pcm1802-rise-and-fall-times

器件型号:PCM1802

大家好、

我知道上升和下降时间规定为少于10ns、但我想使用一个超过10ns 的时钟来防止 EMI。
在某些情况下是否可以实现?
例如、如果使用170ns 而不是150ns 的 BCK 周期、则允许使用高达20ns 的值。

此致!
柳。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    这是转换模式吗? 您希望支持的时机是什么?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    我在从模式下使用它。
    如上所述、我知道上升和下降时间规定为小于10ns、但我想使用超过10ns 的时钟来防止 EMI。
    我想知道是否有方法可以使用上升和下降时间超过10ns 的时钟而不会出现任何问题。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Yamashita-San:

    今天是 TI 在美国的假日。我们将在明天结束前回复您的问题。

    请勿回复此邮件、除非我们未及时回复您。

    谢谢!
    J·麦克弗森

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的,您可以使用 20ns 的上升和下降时间。 确保 TBCLK (High)和 TBCLK (Low)大于60ns

    时序是在电压电平/(Vinh>2V 且 VinL<0.8V)上完成的

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复。
    为什么将 tr 和 tf 指定为小于10ns 而不会出现任何问题、尤其是在没有特殊处理的情况下?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    在与最大 BCLK 频率进行通信时指定了该值。

    TH+TL+TR+TF=TBCLK 最小值

    60n+60n+10n+10n=TBCK 最小值

    TBCKmin = 140ns。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复。
    如果是这种情况、我认为应将 TR 和 TF 标记为最小值、但为什么它们标记为最大值?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    由于这些 IC 是旧的、因此我们无法接触到数据表的编写人员。

    它们可能只说最大频率。 在该最大频率下、为了符合高电平和低电平时间、上升和下降时间不能大于设置的限制。

    这些引脚被电平触发。 因此、当引脚电平高于特定电平时、将启用该逻辑。 在这个背景下、20ns 的上升和下降时间应该可以