This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] DIX4192EVM-PDK:与 DIX4192相关的问题

Guru**** 2390765 points
Other Parts Discussed in Thread: DIX4192, DIX4192EVM-PDK

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/audio-group/audio/f/audio-forum/1296221/dix4192evm-pdk-questions-related-dix4192

器件型号:DIX4192EVM-PDK
主题中讨论的其他器件:DIX4192

大家好!

我对 DIX4192 IC 有一些疑问

1) 1)主时钟和 RXCKI 可以短接在一起、或者 RXCKI 可以保持悬空?

2)  DIX4192EVM-PDK 使用光输入并通过单 RX4+控制 RX4+引脚状态 。RX4+单个连接就足够了。 如果可能、您可以为  TORX179PL   此器件   已停产

3)如果不使用 BLS 引脚,则需要下拉?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Shrinivas:

    从数据表中您可以 看到、MCLK 时钟输入通常用作音频串行端口和/或 DIT 的主时钟源。 MCLK 也可用作 DIR 的基准时钟。  我认为,从过去的经验来看,这种情况必须短接在一起,而不是单独存在。

    虽然我不是这些组件的专家,但您可以使用任何光纤接收 模块,而不是 TORX179PL。 RX4+是非反相输入、我将 反相输入接地。

    作为一个输入,BLS 引脚可以被用来强制一个块启动条件,所以如果不使用,我建议使用下拉,通常你不 希望数字输入引脚保持悬空.

    此致、

    阿拉什

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢 Arash 为您提供宝贵意见