This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK05318B:原理图 ping 设置

Guru**** 2387830 points
Other Parts Discussed in Thread: LMK05318B
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1497645/lmk05318b-schematic-ping-setup

器件型号:LMK05318B

工具/软件:

您好:

我想在定制电路中使用 LMK05318B。 我只想使用输出7和4。

我是否应该启用其他输出引脚的输出功率(VDDO_x)? 换言之、这些引脚可以悬空吗?

BR

Zain

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Zain:

    是、使用此 LMK 时为所有 VDDO_x 引脚供电。
    为了尽可能降低功耗、通过寄存器关断未使用的块。

    不过、未使用的时钟输入和输出可以保持悬空。

    有关更多详细信息、请参阅 LMK05318B 数据表10.3"DO's and Don'Don" ts

    此致、
    Octo

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Octo:

    是的、在使用该 LMK 时为所有 VDDO_x 引脚供电。

    即使我只使用2个输出、即7和4、

    BR

    Zain

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    是的、根据数据表、甚至需要进行适当的电源去耦和旁路、以确保未使用的块中不会有可能产生干扰的自发行为。
    为了减少 BOM、可以将未使用的 VDDO 引脚连接在一起、但仍会通电和去耦。