This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK04828:LMK04828B 时钟发生器 IC

Guru**** 2390730 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1496425/lmk04828-lmk04828b-clock-generator-ic

器件型号:LMK04828

工具/软件:

尊敬的团队:

在我们的原理图中、我们使用了 LMK04828B 时钟 IC、其中振荡器输入直接连接到 PLL2参考输入 、和 不使用 PLL1 。 什么类型 单环路零延迟模式

才能实现目标 零延迟 ,我们需要连接 DCLKout6或 DCLKout8 连接到 PLL2反馈输入 。 但这些输出时钟最初不可用。

我的问题是: PLL 如何在没有反馈时钟的情况下实现其初始锁定、以及如何在这种情况下建立零延迟模式?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好 Sarathi、  
    您可以使用内部反馈。  

    如果您的意思是"不可用"、则不需要提供这些输出、因为必须对它们进行路由。  

    PLL 将需要一个反馈时钟来建立 ZDM。  
    您有方框图还是时钟树吗?  

    此致、  

    Vicente  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    该反馈路径(从 DCLKOUT6或 DCLKOUT8到 PLL2反馈输入)是否需要硬件连接?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    无需硬件连接。 只要 CLKout6_7_PD = 0且 DCLKout6_7_PD = 0 (对于 DCLKOUT6的反馈)、或 CLKout8_9_PD = 0且 DCLKout8_9_PD = 0 (对于 DCLKOUT8的反馈)、分频器就会运行、当反馈多路复用器选择该输出时、分频器的输出会转发给反馈多路复用器。 反馈多路复用器位于内部(无需外部硬件连接)、只要 FB_MUX_EN = 1就会启用。 然后、通过将 PLL2_NCLK_MUX 设置为1 (选择 FB_MUX 输出)、DCLKout6或 DCLKout8的分频器将传递到 PLL2 N 分频器。

    请注意、输出格式不相关- DCLKout6或 DCLKout8输出格式可能处于断电状态、但 DCLKout6或 DCLKout8分频器仍可以在内部转发到反馈多路复用器而不会出现问题。

    如果需要、您还可以从外部将 DCLKout6或 DCLKout8路由到 CLKin1、并使用 CLKin1 -> FB_MUX -> PLL2_N 路径。 但这对于 零延迟模式不是必需的、因为内部路径可用并且通常更方便。