This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMX2572LP:跳频时的斜坡增量限制

Guru**** 2386610 points
Other Parts Discussed in Thread: LMX2572LP, LMX2572
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1501650/lmx2572lp-ramp-increment-limit-when-frequency-hopping

器件型号:LMX2572LP
主题中讨论的其他器件: LMX2572

工具/软件:

您好!

我们正在尝试在无线电中将 LMX2572LP 器件用作 PLL 本地振荡器、该振荡器需要在60MHz 至1024MHz 范围内提供具有24.576MHz 输入的 PLL 输出。 为了生成单个频率、PLL 工作正常。 当我们尝试将 LMX2572用于跳频方案时、会出现问题。  

我们使用 RAMP 寄存器和 RampDir 引脚从一个频率跳到另一个频率。 当测试和 PLL 在一个方向上斜升太远时、输出只是保持不变、不再跳。 这具有较大的 VCO 校准阈值。 当 VCO 校准阈值降低时、可以实现完整频率范围、但在 PLL 上进行校准时接收到的音频会失真。  

下面的数据显示了当 PLL 沿一个方向斜升直至进一步停止跳频时的这些频率限制。 VCO 校准阈值被设置为一个高值、因此不会重新校准。  

频率(MHz)

下限(MHz)

上限(MHz)

带宽(MHz)

VCO 内核(div)

原分子  

50

49.29

50.69

1.4

VCO 6 (64)

1252698794.

75

74.08

75.87

1.79

VCO 4 (32)

1073741823

101.

99.95

102.0

2.05.

VCO 1 (16)

2058005162.

121.368.

119.9.

122.77

2.87

VCO 2 (16)

0

125

123.47

126.5.

3.03.

VCO 2 (16)

3131746985

170

167.67

172.17

4.5.

VCO 5 (16)

1386916522

您是否知道造成这些边界的原因? 在开始跳跃时、它们似乎与 VCO 内核或原始分子无关。  

是否有更好的方法使用 LMX2572LP 跳转? 跃点带宽需要为8MHz、每秒300跳。 如果 VCO 每 跳校准一次(即使在校准部分辅助模式下)、则在校准期间 PLL 输出不佳、因此在另一端接收到的音频质量不好。 这就是探索了使用斜坡寄存器进行跳频的原因。  

感谢你的帮助

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    注释 上表中的频率输出是射频无线电输出频率、即 PLL 输出频率的一半。 例如、50MHz 输出需要 PLL 生成的100MHz。  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Evan:

    在100MHz 输出端、VCO 频率为6400MHz。 因此、100MHz 时的2.8MHz 带宽= 179.2MHz 时的带宽、6400MHz 时的带宽。  

    如果没有 VCO 校准、这种频率变化可能太大。  

    LMX2572无需校准即可支持大约50MHz 的 VCO 频率变化。