This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] 具有基准输入的时钟输出

Guru**** 2527800 points
Other Parts Discussed in Thread: LMK05318B

请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1523280/clock-ouput-with-reference-input

器件型号:LMK05318B

工具/软件:

大家好:

我在 TICS Pro 中具有以下设置的 LMK05318B EVM:

  1. ZDM 模式已打开
  2. 1kHz 时的基准输入(启用 DPLL 模式)
  3. 输出频率设置为98.304 MHz
  4. 输出通道7  
  5. 输出格式 LVCMOS

模块无法精确输出98.304 MHz。 该值以98.304 MHz 为中心波动

当我在"设置输出"中输入频率时 、我注意到了这一点。APLL1或 APLL2被分配为源、在我的例子中是 APLL2。 我再也不能更改源;它是固定的。

由于 TICS Pro 将 APLL2在此频率下分配到输出7、因此启用级联模式。

启用级联模式时、VCO1固定为2.5GHz (请参阅数据表第24页)。

我尝试了其他渠道. 我得到了相同的结果!

我不想启用级联模式。 我只需要从 APLL1输出频率、而不是从 APLL2输出频率。

此外、我还计算了通道7的抖动。 则是33ps。 但是、数据表提到了125fs。 为什么会这样?

BR

Zain

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Zain:

    无法从 VCO1输出98.304 MHz。

    VCO1以2500 MHz 为中心、只能拉动+/- 100pm。 无论启用还是禁用级联模式、这始终是正确的。

    相比之下、VCO2具有更宽的牵引范围、让我们可以从各种 VCO2选项中进行选择。 GUI 有助于直观呈现这一点。

    VCO1基于 BAW 技术、我们可以获得可从2500 MHz 分频的超低抖动时钟、例如156.25 MHz、100 MHz、125 MHz、312.5 MHz……

    对于该域之外的任何其他频率(例如 98.304 MHz)、必须使用 VCO2。

    此外、如何计算抖动? 这是使用相位噪声分析仪吗? 完整频率计划和 RMS 抖动积分范围是多少?

    此致、

    Jennifer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Jennifer 您好:

    对于该域之外的任何其他频率(例如 98.304 MHz)、必须使用 VCO2

    但是、在级联模式下使用 VCO2不能解决问题。 时钟发生器无法生成98.304 MHz 并保持不稳定。 我试过一切。

    这是一个巨大的问题!

    那么如何实现这一点、即如何生成98.304 MHz 并使其保持稳定呢?

    为了测量抖动、我使用了示波器中的抖动分析仪。

    即使抖动也保持不稳定。 测量 数千个样本后、抖动值会波动。 但这是合理的、因为频率保持不稳定。

    BR

    Zain

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Zain:

    不建议使用示波器来计算抖动、因为存在会影响实际输出抖动测量的固有示波器噪声。

    而应使用相位噪声分析仪来计算抖动。

    有关示波器与相位噪声分析仪的更多信息,请查看此应用手册: https://www.ti.com/lit/an/scaa120b/scaa120b.pdf

    以下是相位噪声图、显示了12kHz 至20 MHz 积分的输出 RMS 抖动性能。

    DPLL LBW = 10Hz

    e2e.ti.com/.../LMK05318B_5F00_XO_3D00_12.8M_5F00_OUT_3D00_98.304M_5F00_DPLLLBW_3D00_10Hz.tcs

    DPLL LBW = 0.1Hz

    e2e.ti.com/.../LMK05318B_5F00_XO_3D00_12.8M_5F00_OUT_3D00_98.304M_5F00_DPLLLBW_3D00_0.1Hz.tcs

    DPLL LBW 应至少为 TDC 频率的1/10、以确保 DPLL 正常运行。 更窄的 DPLL LBW (例如0.1Hz)意味着对输出的 PRIREF 噪声影响更小、但 DPLL 相锁(LOPL 标志清零)的时间会更长。

    此外、我建议使用较低的 XO 输入频率(例如12.8 MHz)、因为您必须使用 PPS 相位验证检测器锁定到1kHz 输入的低 REF 输入频率。

    此致、

    Jennifer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    你好、金牛犊、

    感谢您提供配置文件。

    它不起作用!

    我仍然会得到大约98.304 MHz 的不稳定频率、但绝不会完全达到98.304 MHz。 与之前完全相同:将 XO 频率更改为12.8 MHz 并不会真正影响频率稳定性或使其完全相同。

    我在 TICS Pro 中尝试了所有 VCO2频率计划、但没有人能正常工作!

    因此、这里有两个主要问题:

    1. 我永远不会得到98, 304 MHz 出来
    2. 频率保持不稳定

    可以帮帮您吗?

    BR

    Zain

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Zain:

    如前所述、应使用频率计数器或相位噪声分析仪等低噪声仪器来获得精确的频率测量结果。 不得使用示波器来证明频率是否恰好是98.304 MHz。

    您可以通过频率计数器或相位噪声分析仪进行检查吗?

    此致、

    Jennifer