This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK5C33216A:使 SYSREF 输出的模拟延迟正常工作困难

Guru**** 2387830 points
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1526659/lmk5c33216a-difficulties-getting-the-analog-delay-of-sysref-output-to-work

器件型号:LMK5C33216A

工具/软件:

您好:  

我正在尝试使 sysref 输出 7 的模拟延迟功能正常工作。 但是、一旦我选择“SYSREF + ADLY“(Mux:8) 并在软件中启用“ADLY EN“、则输出将不再工作。 在禁用多路复用器 9“SYSREF"和“和“ADLY EN“的情况下、DDLY 和输出按预期工作。

为了达到我们所需的性能、我们需要为此输出设置一个 SYSREF DDLY 和 ADLY。 有什么我遗漏的吗? 我已附上配置文件。

非常感谢您的任何帮助和亲切问候、

Christoph


e2e.ti.com/.../LMK5C33216A_5F00_configuration.tcs

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    Christoph,

    我们这款设备的专家目前已不在办公室、明天将回来。 请期待届时作出答复。

    谢谢、

    Kadeem

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Christoph:

    我需要更多时间来研究这个问题。 我将在下周初回复。

    此致、

    Jennifer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jennifer:

    感谢您查看此内容。 期待您的见解!

    此致、

    Christoph

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Christoph:

    这与此类似、输出消失时为 SYSREF + ADLY。 让我深入了解这一点、并与我的团队讨论这是否符合预期。

    您能解释一下为什么需要将 SYSREF 与模拟延迟配合使用吗? 此外、您希望增加多长时间的延迟?

    此致、

    Jennifer

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jennifer:

    我需要将输出的上升沿与 SYSREF + ADLY 对齐到另一个精度至少为 100ps 的时钟。 数字延迟的阶跃为~200ps、因此我需要模拟延迟达到 100ps 的精度。 因此、 模拟延迟需要至少 100ps 的范围(最好是 200ps+)、步长不超过 100ps。 据我所知、模拟延迟可以具有 32 个步长(~400ps 范围)~13ps(0.5 倍范围标度)的步长。 因此、我假设这应该完全在模拟延迟的能力范围内。

    此致、

    Christoph

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Jennifer:

    您对此事有任何更新吗?

    此致、

    Christoph

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    尊敬的 Christoph:

    我很抱歉耽误你的时间。 LMK5B 设计人员已离职。  让我在内部做更多的工作、以获得关于这个问题的更多澄清。

    之前、我们观察到 SYSREF 输出的占空比较差(小于 50%)、超出 20MHz 输出。 我们预期的典型 SYSREF 用例适用于较低频率(例如 20MHz 及以下)。 就 SYSREF + ADLY 导致输出消失的原因而言、这可能是因为 SYSREF 频率超出 ADLY 的预期频率。

    此致、

    Jennifer