This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK00304:LVCMOS 终端

Guru**** 2379910 points
Other Parts Discussed in Thread: LMK00304
请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/1067455/lmk00304-lvcmos-termination

部件号:LMK00304

因为系统将我的最后一个问题标记为“已解决”(如果未解决),所以必须提出一个新问题。

如果 LMK00304 REFout 的输出阻抗为50欧姆,建议采用什么端接方案?  显示的基本信号完整性模拟显示了大规模的线路反射,而没有任何外部端接。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    安德鲁,

    终止有两种选择:

    • 端接至50Ω Ω 并将阻抗与源匹配。 这会显著降低输出的振幅,您可能只获得0伏至 VCC/2,而不是0伏至 VCC。 您可以在源和负载之间添加直流阻隔盖以保持最大振幅, 但这会将您的 LVCMOS 信号集中在接收器的 GND 电位(或为50Ω Ω 负载选择的任何 AC-GND -从概念上讲,您可以找到一个刚性的1.25V/1.65V 源,并获得完全2.5V/3.3V LVCMOS 摆动,但这通常比它的价值大得多)。
    • 添加一个小系列阻尼电阻器,例如22Ω Ω(可能还有一个小负载电容,例如4.7pF)。 振幅将保持0V 至 VCC。 如果端接靠近 LVCMOS 接收器,反射不应太差,但驱动器会有显著反射。 这将降低接收器的转换速率。

    请记住 LVCMOS 输出的局限性-它仅设计为最高250MHz,可能只能在短距离内运行。 LVCMOS 并非真正用作高速信号标准,与 LVPECL 或 LVDS 的方式相同。 对 LVCMOS 驱动器的高反射也不常见。 因此,它们通常仅用于反射影响较小的低频信号,或者它们被串联电阻阻阻阻阻阻阻阻抑制,以最小化接收端这些反射的影响。

    回复:已解决,如果您有更多后续问题,您仍应能够继续讨论“已解决”问题。 如果您无法在上一次回复后的30天内对已解决的问题进行评论,那么这实际上就是一个错误,我们需要修复它。 如果我们能够解决您的问题,欢迎您再次尝试对此主题发表评论。

    此致,

    德里克·佩恩

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您提供的信息,这应该足以让我向前迈进。  我不知道为什么我在另一条线程标记为“已解决”后无法回复,似乎在这里工作。

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    好的,谢谢确认。 不确定最后一条线程发生了什么...我们的审计日志声称,即使现在,我们也应该能够回复。 我会将其转交给网站进行进一步调查。