This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.101万:部分到部分歪斜和同步

Guru**** 2511985 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/587018/lmk01010-part-to-part-skew-and-sync

部件号:LMK0.101万
在“线程: LMK0.4828万”中讨论的其它部件

您好,

1)我需要了解此零件的典型和最大零件偏移。 这一点至关重要。 我并行使用8个零件,主要取决于此参数。

2)我将并行运行其中8个部分,并将使用同步功能。 如果我正在使用选定旁路的输出并使用同步针脚同步所有部件,然后从旁路切换到除法2,我是否仍在除法2中进行同步? 原因是我要使用旁路模式检查时钟相位,然后切换到除法2并检查其相对于另一个除法2的相位。

3)如果我使用"clk en"关闭频道,我是否会在再次启用频道时从除以2模式失去同步?

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    您为扇出或DIV-2-输入LMK0.101万的频率是多少?

    同步引脚是CMOS引脚,我们没有为同步引脚指定的设置和保持时间来重置分禾器。 因此,从多个部分的角度来看,这也是至关重要的。 对于高速,LMK0.101万 CMOS同步输入引脚可能不可接受。 我目前没有数据可以说明这两种情况。

    LMK0482x也可用于扇出/除法。 CLKin0信号路径可用于为分频器提供同步复位,CLKin0可用作高速同步路径。 我目前也没有最小/最大设置时间,但这对于高频用例来说是一个很好的解决方案。

    我认为分流器在旁路模式下断电,因此会导致同步丢失。

    En_CLKoutX =0 (禁用)将关闭输出分配器,因此再次失去同步。  如果要停止输出而不丢失同步,则可以在LMK0482x上关闭输出电源并保持分隔器运行。

    您提供此信息的时间表是什么?

    73岁
    Timothy

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    感谢您的回复Timothy,

      您为扇出或DIV-2-输入LMK0.101万的频率是多少?

    从直流至1.6GHz。  

    同步引脚是CMOS引脚,我们没有为同步引脚指定的设置和保持时间来重置分禾器。 因此,从多个部分的角度来看,这也是至关重要的。 对于高速, LMK0.101万 CMOS同步输入引脚可能不可接受。 我目前没有数据可以说明这两种情况。

    LMK0482x也可用于扇出/除法。 CLKin0信号路径可用于为分频器提供同步复位,CLKin0可用作高速同步路径。 我目前也没有最小/最大设置时间,但这对于高频用例来说是一个很好的解决方案。

    我不理解。  

    我认为分流器在旁路模式下断电,因此会导致同步丢失。

    好的

    En_CLKoutX =0 (禁用)将关闭输出分配器,因此再次失去同步。  如果要停止输出而不丢失同步,则可以在LMK0482x上关闭输出电源并保持分隔器运行。

    您提供此信息的时间表是什么?

    我需要几天的信息。 我可以解决同步问题,但要解决部分之间的偏移问题。 您是否有任何有经验的猜测?

     

    感谢您的回复,

    Kevin

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Kevin,

    由于您要使用1.6 GHz,我不确定通过使用LMK0.101万上的CMOS同步引脚,您是否能够确保通过PVT在所有设备之间同步以对齐/2相位。 听起来,这对您的应用非常重要。

    我们有另一个器件LMK0.4828万可用于风扇输出/除法,但包括一个通过CLKin0的高速路径,该路径可用于在更高频率下重置分频器。 您是否已经在LMK0.101万上完成了设计?

    73岁
    Timothy
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,Timothy:

    LMK0482x系列外观非常好。 在这些问题上,哪一部分会造成偏差? 我尚未最终确定我的设计...  

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    您好Kevin,

    很抱歉,目前我无法回答LMK0482x分配模式下的部件对部件变化。

    数据表中的CLKin0 --> SDCLKout传播延迟通常为650 ps。 如果我假设这个数字与CLKin1 --> DCLKout类似(我需要确认)。 假设PVT变体为+/- 30 % ,其中一个设备位于30 % ,另一个设备位于+PVT 30 % ,这表明部件偏移为390 ps。 但是我认为这是相当保守的,因为我不会期望两个设备的电压和温度达到极限。

    73岁
    Timothy
  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。
    感谢您的回复Timothy。 一个问题。

    我要使用DCLKoutx和Divide =1的模拟延迟。 数据表显示除以1对以下两种情况无效:

    如果DCLKoutX_MUX =0,则无效,仅除法器。 如果DCLKoutX_MUX = 3 (模拟延迟+除法器)和DCLKoutX_ADLY_MUX =则无效
    0 (无占空比校正/半步)。

    这是否意味着我可以使用DCLKoutX_Mux =3和DCLKoutX_ADLY_MUX =1并使用除以1?