This thread has been locked.

If you have a related question, please click the "Ask a related question" button in the top right corner. The newly created question will be automatically linked to this question.

[参考译文] LMK0.0308万:CMOS控制输入引脚和负载效应

Guru**** 2390755 points


请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

https://e2e.ti.com/support/clock-timing-group/clock-and-timing/f/clock-timing-forum/587623/lmk00308-cmos-control-input-pins-and-loading-effect

部件号:LMK0.0308万

您好,

1.我是否可以从KINTEX7 FPGA的单个3.3V LVCMOS GPIO引脚操作多个(如5个数字) LMK0.0308万SQ的CLKIN_SEL1,CLKIN_SEL0或CLKIN_SEL0或CLKoutA_type0等CMOS控制输入,而不会产生任何负载效应

2.如何处理未使用的CLKIN和OSCIN引脚。 我们是否可以将其保持为未连接或接地?

3.如何处理未使用的REFOUT_EN和REFOUT引脚。 我们是否可以将其保持为未连接或接地?  

提前感谢
Deepak V

  • 请注意,本文内容源自机器翻译,可能存在语法或其它翻译错误,仅供参考。如需获取准确内容,请参阅链接中的英语原文或自行翻译。

    您好,

    1. 最大值50uA的LVCMOS输入泄漏规格表示输入下拉电阻高于66千欧。  因此,如果有5个并行驱动的输入引脚,我认为FPGA需要能够驱动~10千欧负载。
    2. 未使用的输入可以保持浮动。
    3. 未使用的输出可以保持浮动。

    此致,
    艾伦